• 検索結果がありません。

OP-A400-RTCMOD-01)

E.2. CPLD

付録 E CPLD - Armadillo-460

E.1. CPLD マッ

CPLD 次 通

表 E.1 CPLD

Addおeかか Name Deかcおipがion Acceかか

0ぐA800

0000 Eぐが Inがeおおきpが Sがaがきか0 拡張 割 込 0 Read/Wおiがe

0ぐA800

0001 Eぐが Inがeおおきpが Sがaがきか1 拡張 割 込 1 Read/Wおiがe

0ぐA800

0002 Eぐが Inがeおおきpが Maかk0 拡張 割 込 0 Read/Wおiがe

0ぐA800

0003 Eぐが Inがeおおきpが Maかk1 拡張 割 込 1 Read/Wおiがe

0ぐA800

0004 Eぐが Inがeおおきpが Polaおiがけ Tけpe0 拡張 割 込 極性 設定 0 Wおiがe 0ぐA800

0005 Eぐが Inがeおおきpが Polaおiがけ Tけpe1 拡張 割 込 極性 設定 1 Wおiがe 0ぐA800

0006 Eぐが Inがeおおきpが Deがecがion Tけpe0 拡張 割 込 検出 設定 0 Wおiがe 0ぐA800

0007 Eぐが Inがeおおきpが Deがecがion Tけpe1 拡張 割 込 検出 設定 1 Wおiがe 0ぐA800

0008 Eぐが Bきか Conがおol 拡張 制御 Read/Wおiがe

0ぐA800

0009 Eぐが I/F Conがおol CON11/CON19 接続先制御 Read/Wおiがe

0ぐA800

000A RTC Conがおol 制御 Read/Wおiがe

0ぐA800

000B Reかeおぎed

-0ぐA800

000C Reかeおぎed

-0ぐA800

000D Reかeおぎed

-0ぐA800

000E Reかeおぎed

-0ぐA800

000F CPLD Veおかion CPLD ー Read

表 E.2 Eぐが Inがeおおきpが Sがaがきか Regiかがeお0

7 6 5 4 3 2 1 0

Read IRQ7 IRQ6 IRQ5 IRQ4 IRQ3

Wおiがe

RESET 0 0 0 0 0 - -

-表 E.3 Eぐが Inがeおおきpが Sがaがきか Regiかがeお0 Deかcおipがion

Biがか Field Deかcおipがion

7 IRQ7 Read

処理前 割 込 状態 確認 1 : 割 込 あ

0 : 割 込 Wおiがe

1 : 割 込 要因 (割 込 EDGE 設定 い 場合)

6 IRQ6

5 IRQ5

4 IRQ4

3 IRQ3

2:0 Reかeおぎed

E.2.2. Ext Interrupt Status Register1 (0xA800 0001)

Eぐが Inがeおおきpが Sがaがきか Regiかがeお1 IRQ9 IRQ10 IRQ11 IRQ12 IRQ14 IRQ15 割

込 監視 び 行 い

表 E.4 Eぐが Inがeおおきpが Sがaがきか Regiかがeお1

7 6 5 4 3 2 1 0

Read IRQ15 IRQ14 IRQ12 IRQ11 IRQ10 IRQ9

Wおiがe

RESET 0 0 - 0 0 0 0

-表 E.5 Eぐが Inがeおおきpが Sがaがきか Regiかがeお1 Deかcおipがion

Biがか Field Deかcおipがion

7 IRQ15 Read

処理前 割 込 状態 確認 1 : 割 込 あ

0 : 割 込 Wおiがe

1 : 割 込 要因 (割 込 EDGE 設定 い 場合)

6 IRQ14

5 Reかeおぎed

4 IRQ12 Read

処理前 割 込 状態 確認 1 : 割 込 あ

0 : 割 込 Wおiがe

1 : 割 込 要因 (割 込 EDGE 設定 い 場合)

3 IRQ11

2 IRQ10

1 IRQ9

0 Reかeおぎed

E.2.3. Ext Interrupt Mask Register0 (0xA800 0002)

Eぐが Inがeおおきpが Maかk Regiかがeお0 IRQ3 IRQ4 IRQ5 IRQ6 IRQ7 割 込 有効 無 効 設定

表 E.6 Eぐが Inがeおおきpが Maかk Regiかがeお0

7 6 5 4 3 2 1 0

Read MASK7 MASK6 MASK5 MASK4 MASK3

Wおiがe

RESET 0 0 0 0 0 - -

-Aおmadillo-400 CPLD - Aおmadillo-460

195

表 E.7 Eぐが Inがeおおきpが Maかk Regiかがeお0 Deかcおipがion

Biがか Field Deかcおipがion

7 MASK7

割 込 有効 無効 設定

1 : 有効

0 : 無効(割 込 EDGE 設定 い 場合 割 込 状態 保持 )

6 MASK6

5 MASK5

4 MASK4

3 MASK3

2:0 Reかeおぎed

E.2.4. Ext Interrupt Mask Register1 (0xA800 0003)

Eぐが Inがeおおきpが Maかk Regiかがeお1 IRQ9 IRQ10 IRQ11 IRQ12 IRQ14 IRQ15 割 込 有効 無効 設定

表 E.8 Eぐが Inがeおおきpが Maかk Regiかがeお1

7 6 5 4 3 2 1 0

Read MASK15 MASK14 MASK12 MASK11 MASK10 MASK9

Wおiがe

RESET 0 0 - 0 0 0 0

-表 E.9 Eぐが Inがeおおきpが MASK Regiかがeお1 Deかcおipがion

Biがか Field Deかcおipがion

7 MASK15 割 込 有効 無効 設定

1 : 有効

0 : 無効(割 込 EDGE 設定 い 場合 割 込 状態 保持 )

6 MASK14

5 Reかeおぎed

4 MASK12

割 込 有効 無効 設定

1 : 有効

0 : 無効(割 込 EDGE 設定 い 場合 割 込 状態 保持 )

3 MASK11

2 MASK10

1 MASK9

0 Reかeおぎed

E.2.5. Ext Interrupt Polarity Type Register0 (0xA800 0004)

Eぐが Inがeおおきpが Polaおiがけ Tけpe Regiかがeお0 IRQ3 IRQ4 IRQ5 IRQ6 IRQ7 割 込 極 性 設定

表 E.10 Eぐが Inがeおおきpが Polaおiがけ Tけpe Regiかがeお0

7 6 5 4 3 2 1 0

Read

Wおiがe POL7 POL6 POL5 POL4 POL3

RESET 1 1 1 1 1 - -

-表 E.11 Eぐが Inがeおおきpが Polaおiがけ Tけpe Regiかがeお0

Biがか Field Deかcおipがion

7 POL7

割 込 極性 設定

1 : RISING EDGE LEVEL-HIGH 0 : FALLING EDGE LEVEL-LOW

6 POL6

5 POL5

4 POL4

3 POL3

2:0 Reかeおぎed

E.2.6. Ext Interrupt Polarity Type Register1 (0xA800 0005)

Eぐが Inがeおおきpが Polaおiがけ Tけpe Regiかがeお1 IRQ9 IRQ10 IRQ11 割 込 極性 設定 IRQ12 IRQ14 IRQ15 極性 変更

表 E.12 Eぐが Inがeおおきpが Polaおiがけ Tけpe Regiかがeお1

7 6 5 4 3 2 1 0

Read

Wおiがe POL11 POL10 POL9

RESET - - - - 1 1 1

-表 E.13 Eぐが Inがeおおきpが Polaおiがけ Tけpe Regiかがeお1

Biがか Field Deかcおipがion

7:4 Reかeおぎed

3 POL11 割 込 極性 設定

1 : RISING EDGE LEVEL-HIGH 0 : FALLING EDGE LEVEL-LOW

2 POL10

1 POL9

0 Reかeおぎed

E.2.7. Ext Interrupt Detection Type Register0 (0xA800 0006)

Eぐが Inがeおおきpが Deがecがion Tけpe Regiかがeお0 IRQ3 IRQ4 IRQ5 IRQ6 IRQ7 割 込

検出 種類 設定

表 E.14 Eぐが Inがeおおきpが Deがecがion Selecが Regiかがeお0

7 6 5 4 3 2 1 0

Read

Wおiがe DET7 DET6 DET5 DET4 DET3

RESET 0 0 0 0 0 - -

-表 E.15 Eぐが Inがeおおきpが Deがecがion Tけpe Regiかがeお0

Biがか Field Deかcおipがion

7 DET7

割 込 検出 種類 設定

1 : EDGE 0 : LEVEL

6 DET6

5 DET5

4 DET4

3 DET3

2:0 Reかeおぎed

E.2.8. Ext Interrupt Detection Type Register1 (0xA800 0007)

Eぐが Inがeおおきpが Deがecがion Tけpe Regiかがeお1 IRQ9 IRQ10 IRQ11 割 込 検出 種

類 設定 IRQ12 IRQ14 IRQ15 LEVEL 固定

表 E.16 Eぐが Inがeおおきpが Deがecがion Tけpe Regiかがeお1

7 6 5 4 3 2 1 0

Read

Wおiがe DET11 DET10 DET9

RESET - - - - 0 0 0

-Aおmadillo-400 CPLD - Aおmadillo-460

197

表 E.17 Eぐが Inがeおおきpが Deがecがion Tけpe Regiかがeお1 Deかcおipがion

Biがか Field Deかcおipがion

7:4 Reかeおぎed

3 DET11 割 込 検出 種類 設定

1 : EDGE 0 : LEVEL

2 DET10

1 DET9

0 Reかeおぎed

E.2.9. Ext Bus Control Register (0xA800 0008)

Eぐが Bきか Conがおol Regiかがeお 拡張 ー 切 替え 出力 行い

表 E.18 Eぐが Bきか Conがおol Regiかがeお

7 6 5 4 3 2 1 0

Read CLK_R MODE(1) MODE(0) RST

Wおiがe

RESET - - - - 0 0 0 1

表 E.19 Eぐが Bきか Conがおol Regiかがeお Deかcおipがion

Biがか Field Deかcおipがion

7:4 Reかeおぎed

3 CLK_R 位相 変更

1 : 反転

0 : 出力

2:1 MODE

11 : 3.3V 高速拡張 ー (同期) CS3 10 : Reかeおぎed

01 : 3.3V 高速拡張 ー (非同期) CS3 CS4 00 : PC/104 拡張 互換 ー (非同期)

0 RST RESET(J1 2 ン) 出力 設定

1 : High 0 : Loく

E.2.10. Ext I/F Control Register (0xA800 0009)

Eぐが I/F Conがおol Regiかがeお i.MX257 KPP_COL0/GPIO3_1 ン KPP_COL1/GPIO3_2 ン KPP_COL2/GPIO3_3 ン KPP_COL3/GPIO3_4 ン 接続先 設定

表 E.20 Eぐが I/F Conがおol Regiかがeお

7 6 5 4 3 2 1 0

Read EXT_IF_SEL(1) EXT_IF_SEL(0) EXT_IF_EN

Wおiがe

RESET - - - - - 0 0 0

表 E.21 Eぐが I/F Conがおol Regiかがeお Deかcおipがion

Biがか Field Deかcおipがion

7:3 Reかeおぎed

2:1 EXT_IF_SEL

i.MX257 AUD5_TXD/UART4_RXD ン AUD5_RXD/UART4_TXD ン AUD5_TXC/

UART4_RTS ン AUD5_TXFS/UART4_CTS ン 接続先 設定 00 : CON19 3(RXD4) 4(RTS4) 5(TXD4) 6(CTS4) 接続 01 : Reかeおぎed

10 : CON19 3(RXD4) 5(TXD4) CON11 46(EXT_IO31) 47(EXT_IO32) 接続 11 : CON11 44(EXT_IO29) 45(EXT_IO30) 46(EXT_IO31) 47(EXT_IO32) 接続

Biがか Field Deかcおipがion

0 EXT_IF_EN 有効/無効 設定

1 : 有効 0 : 無効

E.2.11. RTC Control Register (0xA800 000A)

RTC Conがおol Regiかがeお ー 線 制御 行い

表 E.22 RTC Conがおol Regiかがeお

7 6 5 4 3 2 1 0

Read RTC_SCL RTC_SDA

Wおiがe

RESET - - - - - - Z Z

表 E.23 RTC Conがおol Deかcおipがion

Biがか Field Deかcおipがion

7:2 Reかeおぎed

1 RTC_SCL

SCL 信号 制御 行い Wおiがe

1 : Hi-Z 0 : Loく

Read'1' Wおiがe 読 出

0 RTC_SDA

SDA 信号 制御 行い Wおiがe

1 : Hi-Z 0 : Loく Read

'1' Wおiがe 読 出

E.2.12. CPLD Version Register (0xA800 000F)

CPLD Veおかion Regiかがeお CPLD ー ン

表 E.24 CPLD Veおかion Regiかがeお

7 6 5 4 3 2 1 0

Read CPLD_VER

Wおiがe

RESET CPLD ー ン番号

表 E.25 CPLD Veおかion Regiかがeお Deかcおipがion

Biがか Field Deかcがipおion

7:0 CPLD_VER CPLD ン番号

Aおmadillo-400 CPLD - Aおmadillo-460

199

ドキュメント内 armadillo 400 series hardware manual ja 1.13.0 (ページ 194-200)

関連したドキュメント