• 検索結果がありません。

PMCプロセッサ

プロセッサ・アーキテクチャ

プロセッサ・アーキテクチャ

... ンタフェースを介してプロセッサにアクセスできます。 プロセッサ側で は、デバッグ・モジュールがプロセッサ・コア内部の信号に接続されま す。 デバッグ・モジュールには、プロセッサに対してマスク不能な制御 を行い、テスト中のアプリケーションにリンクされたソフトウェア・ス タブは不要です。 スーパーバイザ・モードでプロセッサがアクセス可能 ...

24

インテル(R) Itanium(R) 2 プロセッサ・リファレンス・マニュアル:ソフトウェアの開発と最適化

インテル(R) Itanium(R) 2 プロセッサ・リファレンス・マニュアル:ソフトウェアの開発と最適化

... 列性を向上できる。Itanium プロセッサの第 2 世代となる Itanium 2 プロセッサでは、実際の Itanium ベースのアプリケーションやオペレーティング・システムの動作だけではなく、IA-32 ベースのコードと Itanium アーキテクチャ・ベースのコードが混在したコードの動作も計測でき る。これらの計測結果は、コンパイラの最適化の動作、スペキュレーションや分岐予測などの ...

190

内容概要本論文では 割込みの目的や原理を理解するとともに ハード / ソフト協調学習システムを用いて割込みプロセッサを設計することで ハードウェアとソフトウェアの両方の観点から知識を得ることを目的とし Verilog HDL によるシングルサイクルの割込みプロセッサを設計した 設計したプロセッサは

内容概要本論文では 割込みの目的や原理を理解するとともに ハード / ソフト協調学習システムを用いて割込みプロセッサを設計することで ハードウェアとソフトウェアの両方の観点から知識を得ることを目的とし Verilog HDL によるシングルサイクルの割込みプロセッサを設計した 設計したプロセッサは

... JINT プロセッサには、Register 形式(R 形式)、Immediate5(I5 形式)、Immediate8(I8 形式)、Jump 形式(J 形式)、Interruption 形式(INTR 形式)の 5 つの命令形式を用意した。 R 形式にはレジスタ間の演算を行う命令を定義している。I5 形式にはレジスタ値と即値演 算を行う命令を定義している。I8 形式には条件分岐命令とメモリ・レジスタへのデータ転 ...

39

USB 2.0 OTGコントローラ、ハード・プロセッサ・システム(HPS)のテクニカル・リファレンス・マニュアル(TRM)

USB 2.0 OTGコントローラ、ハード・プロセッサ・システム(HPS)のテクニカル・リファレンス・マニュアル(TRM)

... ハード・プロセッサ・システム(HPS)は、デバイスとホストの両方の機能をサポー トする USB On-The-Go (OTG)コントローラの 2 つのインスタンスを提供していま す。コントローラは、デバイスとホストの両方のモードですべての高速、全速およ び低速の転送をサポートしています。コントローラは、 「 On-The-Go and Embedded Host Supplement to the USB Revision ...

18

I2Cコントローラ、ハード・プロセッサ・システム(HPS)のテクニカル・リファレンス・マニュアル(TRM)

I2Cコントローラ、ハード・プロセッサ・システム(HPS)のテクニカル・リファレンス・マニュアル(TRM)

... 受信 FIFO バッファ IC_DMA_RDLR + 1 DMA Controller Data In Data Out Empty Full Receive FIFO Buffer Transmit FIFO Watermark Level.[r] ...

26

ハード・プロセッサ・システム(HPS)のテクニカル・リファレンス・マニュアル (TRM)、第11章:SD/MMC コントローラ

ハード・プロセッサ・システム(HPS)のテクニカル・リファレンス・マニュアル (TRM)、第11章:SD/MMC コントローラ

... Cyclone V デバイス・ハンドブック ISO 9001:2008 Registered ハード・プロセッサ・システム(HPS)は、外部 SD と MMC のフラッシュ・カード、 セキュア・デジタル I/O(SDIO)デバイス、および Consumer Electronics Advanced Transport Architecture(CE-ATA)ハード・ドライブにインタフェースするための Secure ...

88

Telechips社(韓国)製プロセッサ(ARM9、ARM11)の開発ツールを

Telechips社(韓国)製プロセッサ(ARM9、ARM11)の開発ツールを

... 【ARM 社製 「RVDS」について】 RealView ソフトウェア開発ツールは、ARM アーキテクチャ向けの極めて高性能な C/C++コンパイラを 備え、最先端のデバッグ技術に対応することにより、最新の ARM プロセッサ搭載 SoC、ASIC、MCU 設計 の立ち上げ、開発、導入を可能にします。 ...

5

ハードウェア記述言語を用いた行列計算専用プロセッサの設計

ハードウェア記述言語を用いた行列計算専用プロセッサの設計

... 5.3 テストベンチの作成 MAX+plus II は SCF ファイルによりシミュレートしようとしているモデル に入力を与えるが, PeakVHDL&FPGA はテストベンチを使って,必要な入力を 生成する.テストベンチとは入出力ポートを持たない特別な VHDL モデルである. 後述するように, wait 文と信号代入文を組み合わせることにより VHDL で任[r] ...

89

システム必要条件--HP-UX(Itaniumプロセッサファミリアーキテクチャ)版SAS Foundation

システム必要条件--HP-UX(Itaniumプロセッサファミリアーキテクチャ)版SAS Foundation

... 注意: SAS 9.1.3 Foundationがすでにインストールされている場合、SAS Visual Data Discovery Metadata Serverのインストールに必要なディスク容量は、すでにインストールされてい るプロダクト分のディスク容量を引いたものになります。 SAS/Warehouse Administrator 必須 SAS プロダ[r] ...

78

AM571x Sitaraプロセッサシリコン・リビジョン2.0 datasheet (Rev. G)

AM571x Sitaraプロセッサシリコン・リビジョン2.0 datasheet (Rev. G)

... Neon™拡張機能を持つシングルコアのArm Cortex-A15 RISC CPUと、TI C66x VLIW浮動小数点DSPコアによ り、プログラムが可能です。Armプロセッサにより、開発者は制御機能と、DSPおよびコプロセッサ上でプログラムさ れるビジョン・アルゴリズムとを分離して、システム・ソフトウェアの複雑性を低減できます。 さらに、TIはArmおよびC66x ...

398

NANDフラッシュ・コントローラ、ハード・プロセッサ・システム(HPS)のテクニカル・リファレンス・マニュアル(TRM)

NANDフラッシュ・コントローラ、ハード・プロセッサ・システム(HPS)のテクニカル・リファレンス・マニュアル(TRM)

... 表 10–6 に、MAP01 コマンドで NAND フラッシュ・コントローラによって解釈される アドレス・ビットを示します。 NAND フラッシュ・コントローラは、フラッシュ・コントローラからのデータ出力を 転送する前にデバイスからのデータ・リードを内部で訂正する、ECC オン・ザ・フ ライ訂正を内蔵しています。ECC セクタ・バッファは、ECC エンジンがエラー位置を[r] ...

36

Vivado Design Suite ユーザー ガイド : エンベデッド プロセッサ ハードウェア デザイン (UG898)

Vivado Design Suite ユーザー ガイド : エンベデッド プロセッサ ハードウェア デザイン (UG898)

... MicroBlaze™ プロセッサを ターゲットにするデザインを含めたエンベデッド プロセッサ デザイン用で、XPS (Xilinx Platform Studio) に代わるものです。XPS では MicroBlaze プロセッサをターゲッ トにするデザインだけがサポートされます。IP インテグレーターも XPS も Vivado IDE ...

109

Niosエンベデッド・プロセッサ プログラマ・リファレンス・マニュアル ver.1.1 Mar01

Niosエンベデッド・プロセッサ プログラマ・リファレンス・マニュアル ver.1.1 Mar01

... Nios プロセッサの命令セットは、C および C++ からコンパイルしたプロ グラムをサポートするように制定されています。 この命令セットには、 算 術計算やロジック処理など、標準的な命令セットの他に、ビット処理、 バイト抽出、データ移動、制御フロー変更などの命令セット、条件設定 が可能な小さな命令セットが含まれています。この小さな命令セットを ...

116

GA-8I945G Pro/ GA-8I945G Intel Pentium D / Pentium 4 LGA775 プロセッサマザーボード ユーザーズマニュアル 改版 MJ-8I945GP-1003

GA-8I945G Pro/ GA-8I945G Intel Pentium D / Pentium 4 LGA775 プロセッサマザーボード ユーザーズマニュアル 改版 MJ-8I945GP-1003

... IDE1 マス ターに接続 しなければなり ません 3... 日本語日本語日本語日本語 Ita lia no Deu tsch Es pa ño l 2..[r] ...

88

修士論文 各種プロセッサアーキテクチャの設計に基づいた デザインパターンの検討 氏名 : 安倍厚志 学籍番号 : 指導教員 : 山崎勝弘教授 提出日 : 2011 年 2 月 14 日 立命館大学大学院理工学研究科創造理工学専攻

修士論文 各種プロセッサアーキテクチャの設計に基づいた デザインパターンの検討 氏名 : 安倍厚志 学籍番号 : 指導教員 : 山崎勝弘教授 提出日 : 2011 年 2 月 14 日 立命館大学大学院理工学研究科創造理工学専攻

... 3 2. 各種アーキテクチャによるプロセッサ設計 2.1 HSCS の概要 HSCS の学習フローを図 1 に示す.HSCS とは,学習者が独自のマイクロプロセッサの設 計をしていく中で,コンピュータアーキテクチャを体系的に学習しながらハードウェアと ソフトウェア両面のトレードオフを理解していくことを目的とした教育システムである. ...

49

ソフトウェア & ハードウェア最適必要条件 PU: - Intel Core i7 3.2 GHz プロセッサ メモリ : - 6GB DDR3 (3x2GB) 1066 MHz メモリモジュール ストレージ : - 4 Four Solid State または 10,000 RPM SATA ディ

ソフトウェア & ハードウェア最適必要条件 PU: - Intel Core i7 3.2 GHz プロセッサ メモリ : - 6GB DDR3 (3x2GB) 1066 MHz メモリモジュール ストレージ : - 4 Four Solid State または 10,000 RPM SATA ディ

... ONYX® ホワイトペーパ ONYX X10.1のインストール 2011年9月 序文 このドキュメントでは、ONYX X10.1のインストール方法を説明します。これは使用のハードウェアキーのアップグレード、ソフトウ ェア/ハードウェアの必要条件、ソフトウェアのインストール方法、そして潜在的な問題におけるトラブルシューティングを紹介し ます。 インストールを始める前に [r] ...

5

必要システム構成 Windows USB 搭載 ( ) で 1GHz 以上のプロセッサを搭載したパーソナルコンピュータ ) Microsoft Windows 7(HomePremium Professional Ultimate) 日本語版 512MB 以上の RAM(1GB 以上を推

必要システム構成 Windows USB 搭載 ( ) で 1GHz 以上のプロセッサを搭載したパーソナルコンピュータ ) Microsoft Windows 7(HomePremium Professional Ultimate) 日本語版 512MB 以上の RAM(1GB 以上を推

... ※アップグレード失敗と表示された場合 お客様の PC 環境によっては、上記表示でアップグレードが停止する場合がございます。 原因として、既にインストールされている Bluetooth 及びワイヤレス機器のユーテリティー(ドライバ ー)、セキュリティソフトやドメイン設定(インストール権限)、ネットワーク設定その他が影響している 可能性があります。その際は、PC 設定の[r] ...

21

目次 1. はじめに 1 2. マルチALUプロセッサ MAP MAP の構成 MAP 命令セットアーキテクチャ 並列 連鎖判定のアルゴリズムについて 5 3. Booth 乗算のアルゴリズム 次 Booth アルゴリズム 次 Bo

目次 1. はじめに 1 2. マルチALUプロセッサ MAP MAP の構成 MAP 命令セットアーキテクチャ 並列 連鎖判定のアルゴリズムについて 5 3. Booth 乗算のアルゴリズム 次 Booth アルゴリズム 次 Bo

... 1 1 はじめに 半導体技術の進歩により、LSI の小型化、軽量化と高速化、低消費電力化が可能となった。近年 の発展が見られるスマートフォンなどに挙げられる組み込み機器は、ハードウェアとソフトウェアから 構成されている。この普及に伴い半導体は高性能、低消費電力化が加速している。そして要求され る仕様は大規模かつ複雑・専用化され、多様性が必要とされている。このようにハードとソフト両方の ...

31

第一章 本書の概要 ( ア ) はじめにいわゆるサーバ用プロセッサである Xeon と いわゆるデスクトップ用プロセッサである Core i7 の違いを性能の観点からまとめました 性能とは例えば速さなどの数値のことで 機能 ( できること ) の違いについては立ち入りません Xeon の方がなんとな

第一章 本書の概要 ( ア ) はじめにいわゆるサーバ用プロセッサである Xeon と いわゆるデスクトップ用プロセッサである Core i7 の違いを性能の観点からまとめました 性能とは例えば速さなどの数値のことで 機能 ( できること ) の違いについては立ち入りません Xeon の方がなんとな

... 目的の Row を Row Buffer に持ってきたら、次は目的の Column を指定します。 Column を指定してから実際にデータが出てくるまでの遅延がいわゆる CAS レイテン シというもので、モデルによって違いますが 10ns-20ns 程度です。なお、よく CL=12 な どといった表示がありますが、これは 12ns の意味ではなくて 12「サイクル」、[r] ...

15

Show all 58 documents...

関連した話題